Architetture dei processori/Unità predizione salti: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica |
m →Predizione elementare: s/cahe/cache/ |
||
Riga 7:
I primi esemplari di [[w:SPARC|SPARC]] e [[w:MIPS (microprocessori)|MIPS]] (due delle prime architetture RISC commerciali) facevano una specie di predizione, molto elementare: non consideravano mai il salto accettato, e decodificavano l'istruzione seguente. L'operazione di salto veniva effettutata solo dopo che la condizione veniva valutata.
Entrambe le CPU effettuavano questa "predizione" in fase di decodifica e dedicavano al ''fetch'' delle istruzioni (il caricamento della istruzione dalla
===Predizione statica===
|