Architettura dei calcolatori/Architettura dei processori: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica
 
Pietrodn (discussione | contributi)
templ.+cat.
Riga 1:
{{Architettura dei calcolatori}}
 
{{vedi anche|Architetture dei processori}}
 
==Architettura dei processori==
A fronte dei comuni processori CISC (complete instruction set computer) che forniscono la possibilità di eseguire un gran numero di operazioni macchina diverse (anche 500 o più) ciascuna con proprie caratteristiche e modalità di accesso agli operandi e scrittura dei risultati; ci sono i processori RISC (reduced instruction set computer) in cui si diminuisce il numero di istruzioni disponibili cercando di aumentare il grado di parallelismo dell'esecuzione delle istruzioni stesse consentendo una maggiore efficenza a parità di frequenza di clock.
Line 262 ⟶ 266:
Supponendo di utilizzare una cache gestita write-back con bit dirty ed un unità di accesso al bus che, quando il bus è libero, aggiorna la memoria, si inserisce tra d-cache e memoria un \emph{write buffer}.
Si tratta di una struttura dati gestita a coda fifo composta da blocchi di memoria che contengono il dato da scrivere e l'indirizzo completo.
 
[[Categoria:Architettura dei calcolatori|Architettura dei processori]]