Algebre booleane e progetto logico dei calcolatori digitali: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Riga 4 312:
L'operazione di azzeramento dell'accumulatore avviene allo stato '''f<sub>14</sub>''' (tabella 4.5.9):<br/>
Le equazioni di input sono:<br/>
:::::<math>a_{it}=A_if_14A_if_{14} p\ \ \ \ i=0,...,8</math><br/>
quindi le equazioni di input dei Flip-Flop che costituiscono l'accumulatore '''A''' saranno:<br/>
::<math>a_{it}=(R_ip\oplus K_i)f_8p+(\bar R_i\oplus K_i)f_9p+(A_{i-1}\oplus A_i)f_{12}p+(A_i\oplus A_{i+1}f_{13}p+A_if_{14}p\ \ \ \ \ i=1,...,7</math><br/>
::math>a_{0t}=(A_0\oplus K_0)f_8p+(\bar R_0\oplus K_0)f_9p+(A_0\oplus A_1)f_{13}p+a_0f_{14}p</math><br/>
::math>a_{8t}=(A_8\oplus K_8)f_8p+(\bar R_8\oplus K_8)f_9p+(A_7\oplus A_8)f_{12}p+(A_0\oplus A_8)f_{13}p+a_8f_{14}p</math><br/>
::<math>K_{i-1}=(R_iK_i+R_iA_i+A_iK_i)f_8p+(\bar R_iK_i+|bar R_iA_i+A_iK_i)f_9p</math><br/>
i=1,...,8<br/>
::<math>K_8=f_9p</math><br/>
Il diagramma logico dell'i<sup>simo</sup> stadio dell'accumulatore viene presentato in fig.4.5.10<br/>
[[File:Diagramma logico di uno stadio dell'accumulatore.png|center]]<br/>
 
 
4.5.3 - Memory address register.<br/>
 
 
 
 
 
 
 
 
Line 4 321 ⟶ 4 339:
 
[[File:Diagramma logico di uno stadio dell'accumulatore.png|center]]<br/>
[[File:Logic diagrtam of the memory-address register.png|center]]<br/>
[[File:Diagramma logico dello i-esimo stadio dello instruction register.png|center]]<br/>